Renesas M65881AFP manual

1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23

Ir para a página of

Bom manual de uso

As regras impõem ao revendedor a obrigação de fornecer ao comprador o manual com o produto Renesas M65881AFP. A falta de manual ou informações incorretas fornecidas ao consumidor são a base de uma queixa por não conformidade do produto com o contrato. De acordo com a lei, pode anexar o manual em uma outra forma de que em papel, o que é frequentemente utilizado, anexando uma forma gráfica ou manual electrónicoRenesas M65881AFP vídeos instrutivos para os usuários. A condição é uma forma legível e compreensível.

O que é a instrução?

A palavra vem do latim "Instructio" ou instruir. Portanto, no manual Renesas M65881AFP você pode encontrar uma descrição das fases do processo. O objetivo do manual é instruir, facilitar o arranque, a utilização do equipamento ou a execução de determinadas tarefas. O manual é uma coleção de informações sobre o objeto / serviço, um guia.

Infelizmente, pequenos usuários tomam o tempo para ler o manual Renesas M65881AFP, e um bom manual não só permite conhecer uma série de funcionalidades adicionais do dispositivo, mas evita a formação da maioria das falhas.

Então, o que deve conter o manual perfeito?

Primeiro, o manual Renesas M65881AFP deve conte:
- dados técnicos do dispositivo Renesas M65881AFP
- nome do fabricante e ano de fabricação do dispositivo Renesas M65881AFP
- instruções de utilização, regulação e manutenção do dispositivo Renesas M65881AFP
- sinais de segurança e certificados que comprovam a conformidade com as normas pertinentes

Por que você não ler manuais?

Normalmente, isso é devido à falta de tempo e à certeza quanto à funcionalidade específica do dispositivo adquirido. Infelizmente, a mesma ligação e o arranque Renesas M65881AFP não são suficientes. O manual contém uma série de orientações sobre funcionalidades específicas, a segurança, os métodos de manutenção (mesmo sobre produtos que devem ser usados), possíveis defeitos Renesas M65881AFP e formas de resolver problemas comuns durante o uso. No final, no manual podemos encontrar as coordenadas do serviço Renesas na ausência da eficácia das soluções propostas. Atualmente, muito apreciados são manuais na forma de animações interessantes e vídeos de instrução que de uma forma melhor do que o o folheto falam ao usuário. Este tipo de manual é a chance que o usuário percorrer todo o vídeo instrutivo, sem ignorar especificações e descrições técnicas complicadas Renesas M65881AFP, como para a versão papel.

Por que ler manuais?

Primeiro de tudo, contem a resposta sobre a construção, as possibilidades do dispositivo Renesas M65881AFP, uso dos acessórios individuais e uma gama de informações para desfrutar plenamente todos os recursos e facilidades.

Após a compra bem sucedida de um equipamento / dispositivo, é bom ter um momento para se familiarizar com cada parte do manual Renesas M65881AFP. Atualmente, são cuidadosamente preparados e traduzidos para sejam não só compreensíveis para os usuários, mas para cumprir a sua função básica de informação

Índice do manual

  • Página 1

    Rev.1.00 2003.05.08 page 1 of 23 Digital Amplifier Processor of S - Master* Technology M65881AFP REJ03F0004-0100Z Rev.1.00 2003.05.08 DESCRIPTION The M65881AFP is a S - Master technique processor for digital amplifier enable to conve rt from multi liner - PCM digital input signal to high precise switching - pulse digital output without analog proce[...]

  • Página 2

    Rev.1.00 2003.05.08 page 2 of 23 M65881AFP PIN CONFIGURATION VddL VssR VssL OUTL2 XOVdd XfsoOUT XOVss DVdd DVss MCKSEL SCDT SCSHIFT SCLATCH NSPMUTE INIT LRCK BCK DATA BFVdd SFLAG TEST2 TEST1 HPOUTR2 HPVssR HPOUTR1 HPVddR HPOUTL2 HPVssL HPOUTL1 HPVddL XVss XfsoIN XVdd VssLR OUTR2 OUTR1 VddR 1.8 V system OUTL1 BFVss XfsiIN FsoCKO FsoI 3.3 V system 3.[...]

  • Página 3

    Rev.1.00 2003.05.08 page 3 of 23 M65881AFP BLOCK DIAGRAM M C K S E L F s o C K O F s o I X f s o O U T X f s o I N S F L A G OUTR1 OUTL1 OUTR2 OUTL2 Sampling Rate Converter Gain Control DATA BCK LRCK S C D T S C S H I F T S C L A T C H 18 17 16 2 41 39 4 I N I T N S P M U T E X f s i I N Clock Generator ( Primary ) Clock Generator ( Secondary ) INI[...]

  • Página 4

    Rev.1.00 2003.05.08 page 4 of 23 M65881AFP ABSOLUTE MAXIMUM RATINGS RECOMMENDED OPERATING CONDITIONS ( Ta=25 º C, PWMVdd =3.3V, DVdd =1.8V : Unless otherwise specified.) ELECTRICAL CHARACTERISTICS Symbol Condition Min. Typ . Max Unit BFVdd 3.3 V system - 0.3 – 3.8 V DVdd 1.8 V system - 0.3 – 2.5 V Vi - 0.3 – Vdd +0.3 V Pd Ta=75 º C 350 mW T[...]

  • Página 5

    Rev.1.00 2003.05.08 page 5 of 23 M65881AFP CHARACTERISTICS EVALUATION CIRCUIT OUTR2 OUTR1 16 17 18 + - + - - + M65881AFP 39 41 OUTL1 OUTL2 - + + - + - - + 2 4 HPOUTL1 HPOUTL2 - + + - 33 31 HPOUTR2 HPOUTR1 27 29 GND Power Supply GND GND Reference characteristic S/N THD+N 102 dB( typ ) 0.002%( typ ) Conditions • Input :1kHz 0dB Full scale sine wave[...]

  • Página 6

    Rev.1.00 2003.05.08 page 6 of 23 M65881AFP PIN DESCRIPTION Pin No. Name I/O Output Current on 3.3V Signal Level 1 VddL Power Supply for Lch PWM Power Stage (3.3V) – 2 OUTL1 O Lch PWM1 Output for Power Stage 3.3 V 3 VssL GND for Lch PWM Power Stage 4 OUTL2 O Lch PWM2 Output for Power Stage 3.3 V 5 XOVdd Power Supply for Secondary Master Clock Buff[...]

  • Página 7

    Rev.1.00 2003.05.08 page 7 of 23 M65881AFP EXPLANATION OF OPERATION DATA,BCK, and LRCK are input pins for Digital Audio Signal of CD , MD, DVD etc.. Input formats are supported by 4 ways, and are set by Serial Con trol, "System1 Mode, bit3 and bit4". Input data length are selectable in a case of "MSB First Right J ustified" (Ser[...]

  • Página 8

    Rev.1.00 2003.05.08 page 8 of 23 M65881AFP SCDT, SCSHIFT and SCLATCH are input pins for setting M65881AFP's operation. Input format of SCDT, SCSHIFT and SCLATCH is shown below. Input Format of SCDT, SCSHIFT and SCLATCH • Mode Setting The operating mode are classified in four and assigned by bit1 a nd bit2. These four functions are shown belo[...]

  • Página 9

    Rev.1.00 2003.05.08 page 9 of 23 M65881AFP FsoCKO is clock output pin of 1fso frequency. The output is divided - clock of XfsoIN , and frequency is free - running at power on. FsoCKO pin's clock is utilized for a synchronization in case that have used plural M65881AFP, take a synchronization between M6588 1AFP and other external devices. Refer[...]

  • Página 10

    Rev.1.00 2003.05.08 page 10 of 23 M65881AFP OUTL1, OUTL2, OUTR1 and OUTR2 are pulse output modulated ∆Σ output to PWM signal. These pins are connected to external Power Driver ICs.The PWM ou tput can be selected PWM Output Format 1, 2, 3 and 4 by serial control data(System1 m ode, bit22,23 ). PWM Output Form1 : General Modulation PWM Output Form[...]

  • Página 11

    Rev.1.00 2003.05.08 page 11 of 23 M65881AFP HPOUTL1, HPOUTL2, HPOUTR1 and HPOUTR2 are output pins for Headph one output. PWM output modulated ∆Σ output data to pulse width. The Phase of PWM Output for Power Stage and PWM Output for Head phone. The output for Headphone is reverse phase as output for Power. Moreover, it is possible to set L1 and R[...]

  • Página 12

    Rev.1.00 2003.05.08 page 12 of 23 M65881AFP 13. Power sequences System power - on sequencing * Refer to following figure. X X X X X Power( Vddxxx , HPVddxxx , XVdd , XOVdd , DVdd , BFVdd ) Master clock ( XfsoIN , XfsiIN ) INIT SCDT SCSHIFT SCLATCH Over 5msec(*1) Over 0sec(*2) Over 2/ fso (*3) Power ON Power OFF *1 After a power supply and Master cl[...]

  • Página 13

    Rev.1.00 2003.05.08 page 13 of 23 M65881AFP SERIAL CONTROL bit Flag name Functional Explanation H L INIT 1 MODE1 Mode setting1 " L" fixed – 2 MODE2 Mode setting2 " L" fixed – 3 TEST1 Test Mode 1 " L" fixed L 4 TEST2 Test Mode 2 " L" fixed L 5 NSLMT1 Output Limit 1 L 6 NSLMT2 Output Limit 2 L 7 GCONT1 Chan[...]

  • Página 14

    Rev.1.00 2003.05.08 page 14 of 23 M65881AFP The index and Mantissa part of Gain Data (bit12 - bit24 :GAIN0 - GAIN12) The gain value is set from bit12 - bit24. Index part: bit12(MSB) to bit16(LSB) Mantissa part: bit17(MSB) to bit24(LSB) The gain data is assigned 13bits, composed of Index par t 5bits and of Mantissa part 8bits. The range of Index par[...]

  • Página 15

    Rev.1.00 2003.05.08 page 15 of 23 M65881AFP • Soft Mute The Soft Mute function is executed by setting of Gain Data as 00 000/00000000b (" / " means dividing point between index part and mantissa part ). The release from Soft Mute Function must be executed by setting the gain data before soft mute. The Soft mute Function and release from[...]

  • Página 16

    Rev.1.00 2003.05.08 page 16 of 23 M65881AFP Table 2 - 1 Selection of input format Table 2 - 2 Setting for Input Data Word Length Table 2 - 3 Selection of Input Sampling Rate ( fsi :32k to 48kHz, 2fsi:64k to 96kHz, and 4fsi:128k to 192kHz) Table 2 - 4 Fs selection for De - emphasis filter (De - emphasis is "ON" except for bit9=L and bit10=[...]

  • Página 17

    Rev.1.00 2003.05.08 page 17 of 23 M65881AFP Fs Selection for De - emphasis filter (De - emphasis is "ON" except for bit9="L" and bit10="L". (bit9, bit10) : ("L", "L") … De - emphasis Filter off except ("L", "L") … De - emphasis Filter on (Setting fsi ) Zero Mute at DATA input[...]

  • Página 18

    Rev.1.00 2003.05.08 page 18 of 23 M65881AFP 3. System2 Mode No setting bits means "Don't care". Table 3 - 1 DC dithering selection at ∆Σ block Table 3 - 2 AC dithering selection at ∆Σ block Table 3 - 3 Setting of ∆Σ block operating The selection of primary master clock ( bit3: IMCKSEL ) L … 256 fsi H … 512 fsi ( "51[...]

  • Página 19

    Rev.1.00 2003.05.08 page 19 of 23 M65881AFP Flag to " Enable " of Asynchronous Detection for secondary block ( bit8: ASYNCEN2) ASYNCEN2 (bit8 ) controls " Enable" and " Disable" for seco ndary asynchronous detector. "L “ … "disable" "H" … "enable “ Under condition of ASYNCEN2="[...]

  • Página 20

    Rev.1.00 2003.05.08 page 20 of 23 M65881AFP AC CHARACTERISTICS ( Ta=25 º C, PWMVdd =3.3V, DVdd =1.8V) AC CHARACTERISTICS TIMING CHART (1) XfsoIN , XfsiIN Duty Ratio (2) SCSHIFT, SCDT, SCLATCH Input Timing (3) BCK, DATA, LRCK Input Timing tw (BCK) th (DATA) th (LRCK) tsu (DATA) tsu (LRCK) BCK DATA LRCK tw (BCK) tsu (SCDT) SCSHIFT SCDT SCLATCH tw (S[...]

  • Página 21

    Rev.1.00 2003.05.08 page 21 of 23 M65881AFP APPLICATION EXAMPLE Low Pass Filter / Headphone Amplifier Input Mode Select1 Secondary synchronized clock (For Multi channel ) Secondary Clock Select L:1024Fso H:512Fso Flag Output Secondary Clock output Oscillator Power Driver Power Driver Initialize Control Mute Control Input Mode Select2 M65881AFP LRCK[...]

  • Página 22

    Rev.1.00 2003.05.08 page 22 of 23 M65881AFP DETAILED DIAGRAM OF PACKAGE OUTLINE SSOP42-P-450-0.80 W eight(g) –– JEDEC Code EIAJ P ac kage Code Lead Material Cu Allo y+42 Allo y 42P2R-E Plastic 42pin 450mil SSOP Symbol Min Nom Max A A 2 b c D E L L 1 y Dimension in Millimeters H E A 1 I 2 – – .25 0 .05 0 .13 0 .3 17 .2 8 – .63 11 .3 0 – [...]

  • Página 23

    Rev.1.00 2003.05.08 page 23 of 23 M65881AFP Copyright © 2003. Renesas Technology Corporation, All rights reserved. Printed in Japan. http://www. renesas .com Keep safety first in your circuit designs! 1. Renesas Technology Corporation puts the maximum effort into making semi conductor products better and more reliable, but there is always the poss[...]